MARC보기
LDR00000nam c2200205 c 4500
001000013610239
00520150825143226
007ta
008150701s2015 kjka bmQB 000a eng
020 ▼c 가격불명
035 ▼a (DCOLL224010)000000048899
040 ▼a 224010 ▼c 224010 ▼d 224010 ▼d 246009
0410 ▼a eng
082 ▼a 621.39 ▼2 22
090 ▼a 621.39 ▼b C54dㅈ
1001 ▼a Chong, Jiang.
24510 ▼a Design of A New Mesochronous Synchronizer for Network on Chip / ▼d 강충 저.
24611 ▼a NoC용 새로운 위상차 클럭 동기회로 설계
260 ▼a 광주 : ▼b 전남대학교, ▼c 2015.
300 ▼a 69 p. : ▼b 삽화 ; ▼c 26 cm.
500 ▼a 전남대학교 논문은 저작권에 의해 보호받습니다.
500 ▼a 지도교수: 김강철
5020 ▼a 학위논문(석사)-- ▼b 전남대학교 일반대학원 ▼c 컴퓨터공학과 ▼d 2015. 8
504 ▼a 참고문헌 포함
538 ▼a Requires PDF file reader(application/pdf)
8564 ▼a dcollection.jnu.ac.kr ▼u http://dcollection.jnu.ac.kr/jsp/common/DcLoOrgPer.jsp?sItemId=000000048899